• Kapcsolat

  • Hírlevél

  • Rólunk

  • Szállítási lehetőségek

  • Prospero könyvpiaci podcast

  • Open Verification Methodology Handbook: Creating Testbenches in SystemVerilog and SystemC

    Open Verification Methodology Handbook by Glasser, Mark; Foster, Harry; Fitzpatrick, Tom;

    Creating Testbenches in SystemVerilog and SystemC

    Sorozatcím: Systems on Silicon; .;

      • 10% KEDVEZMÉNY?

      • A kedvezmény csak az 'Értesítés a kedvenc témákról' hírlevelünk címzettjeinek rendeléseire érvényes.
      • Kiadói listaár EUR 58.95
      • Az ár azért becsült, mert a rendelés pillanatában nem lehet pontosan tudni, hogy a beérkezéskor milyen lesz a forint árfolyama az adott termék eredeti devizájához képest. Ha a forint romlana, kissé többet, ha javulna, kissé kevesebbet kell majd fizetnie.

        24 449 Ft (23 285 Ft + 5% áfa)
      • Kedvezmény(ek) 10% (cc. 2 445 Ft off)
      • Kedvezményes ár 22 004 Ft (20 957 Ft + 5% áfa)

    24 449 Ft

    Beszerezhetőség

    Megjelenése törölve vagy kivonva a forgalomból. Sajnos nem rendelhető.

    Why don't you give exact delivery time?

    A beszerzés időigényét az eddigi tapasztalatokra alapozva adjuk meg. Azért becsült, mert a terméket külföldről hozzuk be, így a kiadó kiszolgálásának pillanatnyi gyorsaságától is függ. A megadottnál gyorsabb és lassabb szállítás is elképzelhető, de mindent megteszünk, hogy Ön a lehető leghamarabb jusson hozzá a termékhez.

    Hosszú leírás:

    Functional verification is the art and science of demonstrating that an electronic design works correctly and is ready to move from the drawing board to manufacture. Functionally verifying a complex design is a time consuming and expensive process. The means by which a design is functionally verified is to build a TESTBENCH, a piece of software which exercises the design and determines whether the design works correctly and whether or not sufficient testing has been done.This book demonstrates, in a high-accessible, step-by-step manner, the Advanced Verification Methodology from Mentor Graphics, a methodology for building reusable verification components and assembling them into complex testbenches. Application of the AVM can increase verification productivity and increase confidence that a design has been successfully verified. The AVM includes a software library that is implemented in both SystemC and SystemVerilog, the two programming languages most commonly used for building testbenches.

    Több

    Tartalomjegyzék:

    Verification Principles; Introduction to the AVM; Fundamentals of Object-Oriented Programming; Introduction to Transaction-Level Modeling; AVM Mechanics; Testbench Fundamentals; Complete Testbenches; Stepwise Refinement; Modules in Testbenches; Randomization; AVM in SystemC and SystemVerilog; Graphic Notation; Naming Conventions; AVM Encyclopedia.

    Több
    0